Intel Quartus Prime Design-Software

EINFÜHRUNG
Die Intel® Quartus® Prime-Software ist revolutionär in Leistung und Produktivität für FPGA-, CPLD- und SoC-Designs und bietet einen schnellen Weg, um Ihr Konzept in die Realität umzusetzen. Die Intel Quartus Prime Software unterstützt auch viele Tools von Drittanbietern für Synthese, statische Timing-Analyse, Simulation auf Platinenebene, Signalintegritätsanalyse und formale Verifizierung.
| Intel - Die ultimative Lösung QUARTUS PRIME DESIGN SOFTWARE | VERFÜGBARKEIT | ||||
| PRO AUSGABE
($) |
STANDARD AUSGABE
($) |
LITE AUSGABE
(FREI) |
|||
| Geräteunterstützung | Intel® Agilex™-Reihe | P | |||
| Intel® Stratix®-Reihe | IV, V | P | |||
| 10 | P | ||||
| Intel® Arria®-Reihe | II | P1 | |||
| II, V | P | ||||
| 10 | P | P | |||
| Intel® Cyclone®-Reihe | IV, V | P | P | ||
| 10 LP | P | P | |||
| 10 GX | P2 | ||||
| Intel® MAX®-Reihe | II, V, 10 | P | P | ||
| Entwurfsablauf | Teilweise Neukonfiguration | P | P3 | ||
| Blockbasiertes Design | P | ||||
| Inkrementelle Optimierung | P | ||||
| Designeingabe/Planung | IP Base-Suite |
P |
P |
Zum Kauf verfügbar | |
| Intel® HLS-Compiler | P | P | P | ||
| Plattform-Designer (Standard) | P | P | |||
| Plattform-Designer (Pro) | P | ||||
| Partitionsplaner entwerfen | P | P | |||
| Chip-Planer | P | P | P | ||
| Schnittstellenplaner | P | ||||
| Logic-Lock-Regionen | P | P | |||
| VHDL | P | P | P | ||
| Verilog | P | P | P | ||
| SystemVerilog | P | P4 | P4 | ||
| VHDL-2008 | P | P4 | |||
| Funktionelle Simulation | Questa*-Intel® FPGA Starter Edition-Software | P | P | P | |
| Questa*-Intel® FPGA Edition-Software | P5 | P5 | S. 65 | ||
| Zusammenstellung
(Synthese & Ort und Route) |
Monteur (Ort und Route) | P | P | P | |
| Frühe Platzierung | P | ||||
| Retiming registrieren | P | P | |||
| Fraktale Synthese | P | ||||
| Multiprozessor-Unterstützung | P | P | |||
| Timing- und Leistungsprüfung | Timing-Analysator | P | P | P | |
| Design Space Explorer II | P | P | P | ||
| Power Analyzer | P | P | P | ||
| Leistungs- und Wärmerechner | P6 | ||||
| In-System-Debug | Signalabgriff-Logikanalysator | P | P | P | |
| Transceiver-Toolkit | P | P | |||
| Intel Advanced Link Analyzer | P | P | |||
| Unterstützung des Betriebssystems (OS). | Windows/Linux 64-Bit-Unterstützung | P | P | P | |
| Preis | Fest kaufen – 3,995 $
Schwimmer – 4,995 $ |
Fest kaufen – 2,995 $
Schwimmer – 3,995 $ |
Frei | ||
| Herunterladen | Jetzt herunterladen | Jetzt herunterladen | Jetzt herunterladen | ||
Hinweise
- Das einzige unterstützte Arria II FPGA ist das EP2AGX45-Gerät.
- Die Intel Cyclone 10 GX-Geräteunterstützung ist kostenlos in der Pro Edition-Software verfügbar.
- Nur für Cyclone V- und Stratix V-Geräte verfügbar und erfordert eine teilweise Neukonfigurationslizenz.
- Eingeschränkte Sprachunterstützung.
- Erfordert eine zusätzliche Lizenz.
- Integriert in die Intel Quartus Prime Software und als eigenständiges Tool verfügbar. Unterstützt nur Intel Agilex- und Intel Stratix 10-Geräte.
ZUSÄTZLICHE ENTWICKLUNGSTOOLS
| Intel® FPGA-SDK für OpenCLTM | •Es sind keine zusätzlichen Lizenzen erforderlich. •Unterstützt mit der Intel Quartus Prime Pro/Standard Edition-Software. •Die Softwareinstallation file enthält die Intel Quartus Prime Pro/Standard Edition-Software und die OpenCL-Software. |
| Intel HLS-Compiler | •Keine zusätzliche Lizenz erforderlich. • Jetzt als separater Download verfügbar. • Unterstützt von der Intel Quartus Prime Pro Edition-Software. |
| DSP Builder für Intel® FPGAs | •Zusätzliche Lizenzen sind erforderlich. •DSP Builder für Intel FPGAs (nur Advanced Blockset) wird mit der Intel Quartus Prime Pro Edition-Software für Intel Agilex-, Intel Stratix 10-, Intel Arria 10- und Intel Cyclone 10 GX-Geräte unterstützt. |
|
Nios® II Embedded Design Suite |
•Es sind keine zusätzlichen Lizenzen erforderlich. •Unterstützt von allen Editionen der Intel Quartus Prime Software. •Umfasst Nios II-Softwareentwicklungstools und -bibliotheken. |
| Intel® SoC FPGA Embedded Development Suite (SoC EDS) | • Erfordert zusätzliche Lizenzen für Arm* Development Studio für Intel® SoC FPGA (Arm* DS für Intel® SoC FPGA). • Die SoC EDS Standard Edition wird von der Intel Quartus Prime Lite/Standard Edition-Software unterstützt und die SoC EDS Pro Edition wird von der Intel Quartus Prime Pro Edition-Software unterstützt. |
OpenCL und das OpenCL-Logo sind Marken von Apple Inc. und werden mit Genehmigung von Khronos verwendet.
ZUSAMMENFASSUNG DER FUNKTIONEN DER INTEL QUARTUS PRIME DESIGN-SOFTWARE
| Schnittstellenplaner | Ermöglicht Ihnen die schnelle Erstellung Ihres E/A-Designs mithilfe von Legalitätsprüfungen in Echtzeit. |
| Pin-Planer | Vereinfacht den Prozess der Zuweisung und Verwaltung von Pin-Zuweisungen für Designs mit hoher Dichte und hoher Pin-Anzahl. |
| Plattform-Designer | Beschleunigt die Systementwicklung durch die Integration von IP-Funktionen und Subsystemen (Sammlung von IP-Funktionen) unter Verwendung eines hierarchischen Ansatzes und einer Hochleistungsverbindung basierend auf einer Network-on-a-Chip-Architektur. |
| Standard-IP-Cores | Ermöglicht den Aufbau Ihres Designs auf Systemebene mit IP-Kernen von Intel und von IP-Partnern von Drittanbietern. |
| Synthese | Bietet erweiterte Sprachunterstützung für System Verilog und VHDL 2008. |
| Skriptunterstützung | Unterstützt Befehlszeilenoperationen und Tcl-Scripting. |
| Inkrementelle Optimierung | Bietet eine schnellere Methode zur Konvergenz zur Designfreigabe. Der traditionelle Monteur stage wird in feinere s unterteilttages für mehr Kontrolle über den Designfluss. |
| Teilweise Neukonfiguration | Erstellt eine physische Region auf dem FPGA, die neu konfiguriert werden kann, um verschiedene Funktionen auszuführen. Synthetisieren, platzieren, routen, schließen Sie das Timing und erzeugen Sie Konfigurationsbitströme für die in der Region implementierten Funktionen. |
| Blockbasierte Designabläufe | Bietet die Flexibilität, zeitlich geschlossene Module oder Designblöcke über Projekte und Teams hinweg wiederzuverwenden. |
| Intel® HyperflexTM FPGA-Architektur | Bietet eine verbesserte Kernleistung und Energieeffizienz für Intel Agilex- und Intel Stratix 10-Geräte. |
| Physikalische Synthese | Verwendet das Wissen über Post-Placement- und Routing-Verzögerung eines Designs, um die Leistung zu verbessern. |
| Design Space Explorer (DSE) | Erhöht die Leistung durch automatisches Iterieren durch Kombinationen von Intel Quartus Prime Software-Einstellungen, um optimale Ergebnisse zu finden. |
| Ausgiebige Querverweise | Bietet Unterstützung für Cross-Probing zwischen Verifizierungstools und Designquelle files. |
| Optimierungsberater | Bietet designspezifische Ratschläge zur Verbesserung von Leistung, Ressourcennutzung und Stromverbrauch. |
| Chip-Planer | Reduziert die Verifizierungszeit und behält gleichzeitig den zeitlichen Abschluss bei, indem kleine Designänderungen nach der Platzierung und im Routing innerhalb von Minuten implementiert werden können. |
| Timing-Analysator | Bietet native Unterstützung für Synopsys Design Constraint (SDC) und ermöglicht Ihnen das Erstellen, Verwalten und Analysieren komplexer Timing-Einschränkungen und die schnelle Durchführung einer erweiterten Timing-Überprüfung. |
| Signal Tap Logikanalysator | Unterstützt die meisten Kanäle, schnellste Taktraten, größte sample-Tiefen und die fortschrittlichsten Triggerfunktionen, die in einem eingebetteten Logikanalysator verfügbar sind. |
| Systemkonsole | Ermöglicht Ihnen das einfache Debuggen Ihres FPGA in Echtzeit mithilfe von Lese- und Schreibtransaktionen. Außerdem können Sie schnell eine GUI erstellen, um Daten zu überwachen und an Ihr FPGA zu senden. |
| Power Analyzer | Ermöglicht Ihnen, sowohl den dynamischen als auch den statischen Stromverbrauch genau zu analysieren und zu optimieren. |
| Konstruktionsassistent | Ein Tool zur Überprüfung von Designregeln, mit dem Sie schneller zum Designabschluss gelangen, indem Sie die Anzahl der erforderlichen Iterationen reduzieren und schnellere Iterationen mit gezielter Anleitung durch das Tool an verschiedenen Stellen ermöglichentagEs der Zusammenstellung. |
| Fraktale Synthese | Ermöglicht der Intel Quartus Prime Software, arithmetische Operationen effizient in die Logikressourcen des FPGA zu packen, was zu einer deutlich verbesserten Leistung führt. |
| EDA-Partner | Bietet EDA-Softwareunterstützung für Synthese, Funktions- und Timing-Simulation, statische Timing-Analyse, Simulation auf Platinenebene, Signalintegritätsanalyse und formale Verifizierung. Eine vollständige Liste der Partner finden Sie unter |
Erste Schritte
- Schritt 1: Laden Sie die kostenlose Intel Quartus Prime Lite Edition-Software unter herunter www.intel.com/quartus
- Schritt 2: Orientieren Sie sich mit dem interaktiven Tutorial zur Intel Quartus Prime Software Öffnen Sie nach der Installation das interaktive Tutorial auf dem Willkommensbildschirm.
- Schritt 3: Melden Sie sich zum Training an unter www.intel.com/fpgatraining
© Intel Corporation. Intel, das Intel-Logo und andere Intel-Marken sind Marken der Intel Corporation oder ihrer Tochtergesellschaften. Andere Namen und Marken können als Eigentum anderer beansprucht werden.
Dokumente / Ressourcen
![]() |
Intel Quartus Prime Design-Software [pdf] Benutzerhandbuch Quartus Prime-Designsoftware, Prime-Designsoftware, Designsoftware, Software |





